Diseño de un codificador y decodificador digital Reed-Solomon usando programación en VHDL

  • Cecilia Sandoval C
N/ACitations
Citations of this article
5Readers
Mendeley users who have this article in their library.

Abstract

En este artículo se presenta un procedimiento práctico para el diseño de un codificador/decodificador Reed-Solomon a través de la descripción funcional usando lenguaje descriptor de hardware (VHDL) con la herramienta de programación Xilinx ISE 9.2i. Este trabajo propone un diseño que usa los beneficios que presenta la programación VHDL, su característica de modularidad, y la estrategia de seccionar el diseño en componentes menos complejos para facilitar el proceso. Además, se detalla la metodología del diseño del decodificador a través de procesamiento paralelo. Para la validación del comportamiento del codificador/decodificador, se realizaron simulaciones con el programa ModelSim XE 5.7c.Palabras claves: codificador Reed-Solomon; diseño de hardware; VHDL

Cite

CITATION STYLE

APA

Cecilia Sandoval, C. (2011). Diseño de un codificador y decodificador digital Reed-Solomon usando programación en VHDL. Nexo Revista Científica, 21(01), 2–10. https://doi.org/10.5377/nexo.v21i01.393

Register to see more suggestions

Mendeley helps you to discover research relevant for your work.

Already have an account?

Save time finding and organizing research with Mendeley

Sign up for free