Diseño e implementación de un demodulador QPSK utilizando una técnica de tendencia central

  • Lupera Morillo P
  • Solano N
N/ACitations
Citations of this article
15Readers
Mendeley users who have this article in their library.

Abstract

En este trabajo se describe la forma de aplicar la mediana para la demodulación de una señal QPSK y de esa manera recuperar los bits de datos. Los resultados obtenidos muestran que la mediana es una técnica adecuada debido a su simplicidad. Para la modulación de las señales se usaron dos técnicas: síntesis digital directa (DDS) y almacenamiento de fases en memoria. Se compararon estas técnicas para probar posteriormente el funcionamiento del demodulador QPSK. Dicha comparación consistió en probar su eficiencia usando parámetros tales como: consumo de potencia y cantidad de elementos usados; se concluyó que la técnica de memorias es la óptima. Los moduladores y el demodulador con la técnica de tendencia central se diseñaron en lenguaje VHDL y se implementaron en una tarjeta FPGA Virtex-5 de Xilinx.

Cite

CITATION STYLE

APA

Lupera Morillo, P. A., & Solano, N. (2019). Diseño e implementación de un demodulador QPSK utilizando una técnica de tendencia central. MASKAY, 9(2), 51. https://doi.org/10.24133/maskay.v9i2.1170

Register to see more suggestions

Mendeley helps you to discover research relevant for your work.

Already have an account?

Save time finding and organizing research with Mendeley

Sign up for free